pcie_aer: support configurable AER capa version
[qemu.git] / hw / dma / trace-events
1 # See docs/tracing.txt for syntax documentation.
2
3 # hw/dma/rc4030.c
4 jazzio_read(uint64_t addr, uint32_t ret) "read reg[0x%"PRIx64"] = 0x%x"
5 jazzio_write(uint64_t addr, uint32_t val) "write reg[0x%"PRIx64"] = 0x%x"
6 rc4030_read(uint64_t addr, uint32_t ret) "read reg[0x%"PRIx64"] = 0x%x"
7 rc4030_write(uint64_t addr, uint32_t val) "write reg[0x%"PRIx64"] = 0x%x"
8
9 # hw/dma/sparc32_dma.c
10 ledma_memory_read(uint64_t addr) "DMA read addr 0x%"PRIx64
11 ledma_memory_write(uint64_t addr) "DMA write addr 0x%"PRIx64
12 sparc32_dma_set_irq_raise(void) "Raise IRQ"
13 sparc32_dma_set_irq_lower(void) "Lower IRQ"
14 espdma_memory_read(uint32_t addr) "DMA read addr 0x%08x"
15 espdma_memory_write(uint32_t addr) "DMA write addr 0x%08x"
16 sparc32_dma_mem_readl(uint64_t addr, uint32_t ret) "read dmareg %"PRIx64": 0x%08x"
17 sparc32_dma_mem_writel(uint64_t addr, uint32_t old, uint32_t val) "write dmareg %"PRIx64": 0x%08x -> 0x%08x"
18 sparc32_dma_enable_raise(void) "Raise DMA enable"
19 sparc32_dma_enable_lower(void) "Lower DMA enable"
20
21 # hw/dma/sun4m_iommu.c
22 sun4m_iommu_mem_readl(uint64_t addr, uint32_t ret) "read reg[%"PRIx64"] = %x"
23 sun4m_iommu_mem_writel(uint64_t addr, uint32_t val) "write reg[%"PRIx64"] = %x"
24 sun4m_iommu_mem_writel_ctrl(uint64_t iostart) "iostart = %"PRIx64
25 sun4m_iommu_mem_writel_tlbflush(uint32_t val) "tlb flush %x"
26 sun4m_iommu_mem_writel_pgflush(uint32_t val) "page flush %x"
27 sun4m_iommu_page_get_flags(uint64_t pa, uint64_t iopte, uint32_t ret) "get flags addr %"PRIx64" => pte %"PRIx64", *pte = %x"
28 sun4m_iommu_translate_pa(uint64_t addr, uint64_t pa, uint32_t iopte) "xlate dva %"PRIx64" => pa %"PRIx64" iopte = %x"
29 sun4m_iommu_bad_addr(uint64_t addr) "bad addr %"PRIx64
30
31 # hw/dma/i8257.c
32 i8257_unregistered_dma(int nchan, int dma_pos, int dma_len) "unregistered DMA channel used nchan=%d dma_pos=%d dma_len=%d"