hw/arm/raspi: fix CPRMAN base address
[qemu.git] / hw / net / trace-events
1 # See docs/devel/tracing.txt for syntax documentation.
2
3 # allwinner-sun8i-emac.c
4 allwinner_sun8i_emac_mii_write_reg(uint32_t reg, uint32_t value) "MII write: reg=0x%" PRIx32 " value=0x%" PRIx32
5 allwinner_sun8i_emac_mii_read_reg(uint32_t reg, uint32_t value) "MII read: reg=0x%" PRIx32 " value=0x%" PRIx32
6 allwinner_sun8i_emac_receive(uint32_t desc, uint32_t paddr, uint32_t bytes) "RX packet: desc=0x%" PRIx32 " paddr=0x%" PRIx32 " bytes=%" PRIu32
7 allwinner_sun8i_emac_transmit(uint32_t desc, uint32_t paddr, uint32_t bytes) "TX packet: desc=0x%" PRIx32 " paddr=0x%" PRIx32 " bytes=%" PRIu32
8 allwinner_sun8i_emac_reset(void) "HW reset"
9 allwinner_sun8i_emac_set_link(bool active) "Set link: active=%u"
10 allwinner_sun8i_emac_read(uint64_t offset, uint64_t val) "MMIO read: offset=0x%" PRIx64 " value=0x%" PRIx64
11 allwinner_sun8i_emac_write(uint64_t offset, uint64_t val) "MMIO write: offset=0x%" PRIx64 " value=0x%" PRIx64
12
13 # etraxfs_eth.c
14 mdio_phy_read(int regnum, uint16_t value) "read phy_reg:%d value:0x%04x"
15 mdio_phy_write(int regnum, uint16_t value) "write phy_reg:%d value:0x%04x"
16 mdio_bitbang(bool mdc, bool mdio, int state, uint16_t cnt, unsigned int drive) "bitbang mdc=%u mdio=%u state=%d cnt=%u drv=%d"
17
18 # lance.c
19 lance_mem_readw(uint64_t addr, uint32_t ret) "addr=0x%"PRIx64"val=0x%04x"
20 lance_mem_writew(uint64_t addr, uint32_t val) "addr=0x%"PRIx64"val=0x%04x"
21
22 # milkymist-minimac2.c
23 milkymist_minimac2_memory_read(uint32_t addr, uint32_t value) "addr 0x%08x value 0x%08x"
24 milkymist_minimac2_memory_write(uint32_t addr, uint32_t value) "addr 0x%08x value 0x%08x"
25 milkymist_minimac2_mdio_write(uint8_t phy_addr, uint8_t addr, uint16_t value) "phy_addr 0x%02x addr 0x%02x value 0x%04x"
26 milkymist_minimac2_mdio_read(uint8_t phy_addr, uint8_t addr, uint16_t value) "phy_addr 0x%02x addr 0x%02x value 0x%04x"
27 milkymist_minimac2_tx_frame(uint32_t length) "length %u"
28 milkymist_minimac2_rx_frame(const void *buf, uint32_t length) "buf %p length %u"
29 milkymist_minimac2_rx_transfer(const void *buf, uint32_t length) "buf %p length %d"
30 milkymist_minimac2_raise_irq_rx(void) "Raise IRQ RX"
31 milkymist_minimac2_lower_irq_rx(void) "Lower IRQ RX"
32 milkymist_minimac2_pulse_irq_tx(void) "Pulse IRQ TX"
33
34 # mipsnet.c
35 mipsnet_send(uint32_t size) "sending len=%u"
36 mipsnet_receive(uint32_t size) "receiving len=%u"
37 mipsnet_read(uint64_t addr, uint32_t val) "read addr=0x%" PRIx64 " val=0x%x"
38 mipsnet_write(uint64_t addr, uint64_t val) "write addr=0x%" PRIx64 " val=0x%" PRIx64
39 mipsnet_irq(uint32_t isr, uint32_t intctl) "set irq to %d (0x%02x)"
40
41 # ne2000.c
42 ne2000_read(uint64_t addr, uint64_t val) "read addr=0x%" PRIx64 " val=0x%" PRIx64
43 ne2000_write(uint64_t addr, uint64_t val) "write addr=0x%" PRIx64 " val=0x%" PRIx64
44 ne2000_ioport_read(uint64_t addr, uint64_t val) "io read addr=0x%02" PRIx64 " val=0x%02" PRIx64
45 ne2000_ioport_write(uint64_t addr, uint64_t val) "io write addr=0x%02" PRIx64 " val=0x%02" PRIx64
46
47 # opencores_eth.c
48 open_eth_mii_write(unsigned idx, uint16_t v) "MII[0x%02x] <- 0x%04x"
49 open_eth_mii_read(unsigned idx, uint16_t v) "MII[0x%02x] -> 0x%04x"
50 open_eth_update_irq(uint32_t v) "IRQ <- 0x%x"
51 open_eth_receive(unsigned len) "RX: len: %u"
52 open_eth_receive_mcast(unsigned idx, uint32_t h0, uint32_t h1) "MCAST: idx = %u, hash: %08x:%08x"
53 open_eth_receive_reject(void) "RX: rejected"
54 open_eth_receive_desc(uint32_t addr, uint32_t len_flags) "RX: 0x%08x, len_flags: 0x%08x"
55 open_eth_start_xmit(uint32_t addr, unsigned len, unsigned tx_len) "TX: 0x%08x, len: %u, tx_len: %u"
56 open_eth_reg_read(uint32_t addr, uint32_t v) "MAC[0x%02x] -> 0x%08x"
57 open_eth_reg_write(uint32_t addr, uint32_t v) "MAC[0x%02x] <- 0x%08x"
58 open_eth_desc_read(uint32_t addr, uint32_t v) "DESC[0x%04x] -> 0x%08x"
59 open_eth_desc_write(uint32_t addr, uint32_t v) "DESC[0x%04x] <- 0x%08x"
60
61 # pcnet.c
62 pcnet_s_reset(void *s) "s=%p"
63 pcnet_user_int(void *s) "s=%p"
64 pcnet_isr_change(void *s, uint32_t isr, uint32_t isr_old) "s=%p INTA=%d<=%d"
65 pcnet_init(void *s, uint64_t init_addr) "s=%p init_addr=0x%"PRIx64
66 pcnet_rlen_tlen(void *s, uint32_t rlen, uint32_t tlen) "s=%p rlen=%d tlen=%d"
67 pcnet_ss32_rdra_tdra(void *s, uint32_t ss32, uint32_t rdra, uint32_t rcvrl, uint32_t tdra, uint32_t xmtrl) "s=%p ss32=%d rdra=0x%08x[%d] tdra=0x%08x[%d]"
68
69 # pcnet-pci.c
70 pcnet_aprom_writeb(void *opaque, uint32_t addr, uint32_t val) "opaque=%p addr=0x%08x val=0x%02x"
71 pcnet_aprom_readb(void *opaque, uint32_t addr, uint32_t val) "opaque=%p addr=0x%08x val=0x%02x"
72 pcnet_ioport_read(void *opaque, uint64_t addr, unsigned size) "opaque=%p addr=0x%"PRIx64" size=%d"
73 pcnet_ioport_write(void *opaque, uint64_t addr, uint64_t data, unsigned size) "opaque=%p addr=0x%"PRIx64" data=0x%"PRIx64" size=%d"
74
75 # net_rx_pkt.c
76 net_rx_pkt_parsed(bool ip4, bool ip6, bool udp, bool tcp, size_t l3o, size_t l4o, size_t l5o) "RX packet parsed: ip4: %d, ip6: %d, udp: %d, tcp: %d, l3 offset: %zu, l4 offset: %zu, l5 offset: %zu"
77 net_rx_pkt_l4_csum_validate_entry(void) "Starting L4 checksum validation"
78 net_rx_pkt_l4_csum_validate_not_xxp(void) "Not a TCP/UDP packet"
79 net_rx_pkt_l4_csum_validate_udp_with_no_checksum(void) "UDP packet without checksum"
80 net_rx_pkt_l4_csum_validate_ip4_fragment(void) "IP4 fragment"
81 net_rx_pkt_l4_csum_validate_csum(bool csum_valid) "Checksum valid: %d"
82
83 net_rx_pkt_l4_csum_calc_entry(void) "Starting L4 checksum calculation"
84 net_rx_pkt_l4_csum_calc_ip4_udp(void) "IP4/UDP packet"
85 net_rx_pkt_l4_csum_calc_ip4_tcp(void) "IP4/TCP packet"
86 net_rx_pkt_l4_csum_calc_ip6_udp(void) "IP6/UDP packet"
87 net_rx_pkt_l4_csum_calc_ip6_tcp(void) "IP6/TCP packet"
88 net_rx_pkt_l4_csum_calc_ph_csum(uint32_t cntr, uint16_t csl) "Pseudo-header: checksum counter %u, length %u"
89 net_rx_pkt_l4_csum_calc_csum(size_t l4hdr_off, uint16_t csl, uint32_t cntr, uint16_t csum) "L4 Checksum: L4 header offset: %zu, length: %u, counter: 0x%X, final checksum: 0x%X"
90
91 net_rx_pkt_l4_csum_fix_entry(void) "Starting L4 checksum correction"
92 net_rx_pkt_l4_csum_fix_tcp(uint32_t l4_cso) "TCP packet, L4 cso: %u"
93 net_rx_pkt_l4_csum_fix_udp(uint32_t l4_cso) "UDP packet, L4 cso: %u"
94 net_rx_pkt_l4_csum_fix_not_xxp(void) "Not an IP4 packet"
95 net_rx_pkt_l4_csum_fix_ip4_fragment(void) "IP4 fragment"
96 net_rx_pkt_l4_csum_fix_udp_with_no_checksum(void) "UDP packet without checksum"
97 net_rx_pkt_l4_csum_fix_csum(uint32_t cso, uint16_t csum) "L4 Checksum: Offset: %u, value 0x%X"
98
99 net_rx_pkt_l3_csum_validate_entry(void) "Starting L3 checksum validation"
100 net_rx_pkt_l3_csum_validate_not_ip4(void) "Not an IP4 packet"
101 net_rx_pkt_l3_csum_validate_csum(size_t l3hdr_off, uint32_t csl, uint32_t cntr, uint16_t csum, bool csum_valid) "L3 Checksum: L3 header offset: %zu, length: %u, counter: 0x%X, final checksum: 0x%X, valid: %d"
102
103 net_rx_pkt_rss_ip4(void) "Calculating IPv4 RSS  hash"
104 net_rx_pkt_rss_ip4_tcp(void) "Calculating IPv4/TCP RSS  hash"
105 net_rx_pkt_rss_ip4_udp(void) "Calculating IPv4/UDP RSS  hash"
106 net_rx_pkt_rss_ip6_tcp(void) "Calculating IPv6/TCP RSS  hash"
107 net_rx_pkt_rss_ip6_udp(void) "Calculating IPv6/UDP RSS  hash"
108 net_rx_pkt_rss_ip6(void) "Calculating IPv6 RSS  hash"
109 net_rx_pkt_rss_ip6_ex(void) "Calculating IPv6/EX RSS  hash"
110 net_rx_pkt_rss_ip6_ex_tcp(void) "Calculating IPv6/EX/TCP RSS  hash"
111 net_rx_pkt_rss_ip6_ex_udp(void) "Calculating IPv6/EX/UDP RSS  hash"
112 net_rx_pkt_rss_hash(size_t rss_length, uint32_t rss_hash) "RSS hash for %zu bytes: 0x%X"
113 net_rx_pkt_rss_add_chunk(void* ptr, size_t size, size_t input_offset) "Add RSS chunk %p, %zu bytes, RSS input offset %zu bytes"
114
115 # e1000.c
116 e1000_receiver_overrun(size_t s, uint32_t rdh, uint32_t rdt) "Receiver overrun: dropped packet of %zu bytes, RDH=%u, RDT=%u"
117
118 # e1000x_common.c
119 e1000x_rx_can_recv_disabled(bool link_up, bool rx_enabled, bool pci_master) "link_up: %d, rx_enabled %d, pci_master %d"
120 e1000x_vlan_is_vlan_pkt(bool is_vlan_pkt, uint16_t eth_proto, uint16_t vet) "Is VLAN packet: %d, ETH proto: 0x%X, VET: 0x%X"
121 e1000x_rx_flt_ucast_match(uint32_t idx, uint8_t b0, uint8_t b1, uint8_t b2, uint8_t b3, uint8_t b4, uint8_t b5) "unicast match[%d]: %02x:%02x:%02x:%02x:%02x:%02x"
122 e1000x_rx_flt_ucast_mismatch(uint8_t b0, uint8_t b1, uint8_t b2, uint8_t b3, uint8_t b4, uint8_t b5) "unicast mismatch: %02x:%02x:%02x:%02x:%02x:%02x"
123 e1000x_rx_flt_inexact_mismatch(uint8_t b0, uint8_t b1, uint8_t b2, uint8_t b3, uint8_t b4, uint8_t b5, uint32_t mo, uint32_t mta, uint32_t mta_val) "inexact mismatch: %02x:%02x:%02x:%02x:%02x:%02x MO %d MTA[%d] 0x%x"
124 e1000x_rx_link_down(uint32_t status_reg) "Received packet dropped because the link is down STATUS = %u"
125 e1000x_rx_disabled(uint32_t rctl_reg) "Received packet dropped because receive is disabled RCTL = %u"
126 e1000x_rx_oversized(size_t size) "Received packet dropped because it was oversized (%zu bytes)"
127 e1000x_mac_indicate(uint8_t b0, uint8_t b1, uint8_t b2, uint8_t b3, uint8_t b4, uint8_t b5) "Indicating MAC to guest: %02x:%02x:%02x:%02x:%02x:%02x"
128 e1000x_link_negotiation_start(void) "Start link auto negotiation"
129 e1000x_link_negotiation_done(void) "Auto negotiation is completed"
130
131 # e1000e_core.c
132 e1000e_core_write(uint64_t index, uint32_t size, uint64_t val) "Write to register 0x%"PRIx64", %d byte(s), value: 0x%"PRIx64
133 e1000e_core_read(uint64_t index, uint32_t size, uint64_t val) "Read from register 0x%"PRIx64", %d byte(s), value: 0x%"PRIx64
134 e1000e_core_mdic_read(uint8_t page, uint32_t addr, uint32_t data) "MDIC READ: PHY[%u][%u] = 0x%x"
135 e1000e_core_mdic_read_unhandled(uint8_t page, uint32_t addr) "MDIC READ: PHY[%u][%u] UNHANDLED"
136 e1000e_core_mdic_write(uint8_t page, uint32_t addr, uint32_t data) "MDIC WRITE: PHY[%u][%u] = 0x%x"
137 e1000e_core_mdic_write_unhandled(uint8_t page, uint32_t addr) "MDIC WRITE: PHY[%u][%u] UNHANDLED"
138 e1000e_core_ctrl_write(uint64_t index, uint32_t val) "Write CTRL register 0x%"PRIx64", value: 0x%X"
139 e1000e_core_ctrl_sw_reset(void) "Doing SW reset"
140 e1000e_core_ctrl_phy_reset(void) "Doing PHY reset"
141
142 e1000e_link_autoneg_flowctl(bool enabled) "Auto-negotiated flow control state is %d"
143 e1000e_link_set_params(bool autodetect, uint32_t speed, bool force_spd, bool force_dplx, bool rx_fctl, bool tx_fctl) "Set link params: Autodetect: %d, Speed: %d, Force speed: %d, Force duplex: %d, RX flow control %d, TX flow control %d"
144 e1000e_link_read_params(bool autodetect, uint32_t speed, bool force_spd, bool force_dplx, bool rx_fctl, bool tx_fctl) "Get link params: Autodetect: %d, Speed: %d, Force speed: %d, Force duplex: %d, RX flow control %d, TX flow control %d"
145 e1000e_link_set_ext_params(bool asd_check, bool speed_select_bypass) "Set extended link params: ASD check: %d, Speed select bypass: %d"
146 e1000e_link_status(bool link_up, bool full_dplx, uint32_t speed, uint32_t asdv) "Link up: %d, Duplex: %d, Speed: %d, ASDV: %d"
147 e1000e_link_status_changed(bool status) "New link status: %d"
148
149 e1000e_wrn_regs_write_ro(uint64_t index, uint32_t size, uint64_t val) "WARNING: Write to RO register 0x%"PRIx64", %d byte(s), value: 0x%"PRIx64
150 e1000e_wrn_regs_write_unknown(uint64_t index, uint32_t size, uint64_t val) "WARNING: Write to unknown register 0x%"PRIx64", %d byte(s), value: 0x%"PRIx64
151 e1000e_wrn_regs_read_unknown(uint64_t index, uint32_t size) "WARNING: Read from unknown register 0x%"PRIx64", %d byte(s)"
152 e1000e_wrn_regs_read_trivial(uint32_t index) "WARNING: Reading register at offset: 0x%05x. It is not fully implemented."
153 e1000e_wrn_regs_write_trivial(uint32_t index) "WARNING: Writing to register at offset: 0x%05x. It is not fully implemented."
154 e1000e_wrn_no_ts_support(void) "WARNING: Guest requested TX timestamping which is not supported"
155 e1000e_wrn_no_snap_support(void) "WARNING: Guest requested TX SNAP header update which is not supported"
156 e1000e_wrn_iscsi_filtering_not_supported(void) "WARNING: Guest requested iSCSI filtering  which is not supported"
157 e1000e_wrn_nfsw_filtering_not_supported(void) "WARNING: Guest requested NFS write filtering  which is not supported"
158 e1000e_wrn_nfsr_filtering_not_supported(void) "WARNING: Guest requested NFS read filtering  which is not supported"
159
160 e1000e_tx_disabled(void) "TX Disabled"
161 e1000e_tx_descr(void *addr, uint32_t lower, uint32_t upper) "%p : %x %x"
162
163 e1000e_ring_free_space(int ridx, uint32_t rdlen, uint32_t rdh, uint32_t rdt) "ring #%d: LEN: %u, DH: %u, DT: %u"
164
165 e1000e_rx_can_recv_rings_full(void) "Cannot receive: all rings are full"
166 e1000e_rx_can_recv(void) "Can receive"
167 e1000e_rx_has_buffers(int ridx, uint32_t free_desc, size_t total_size, uint32_t desc_buf_size) "ring #%d: free descr: %u, packet size %zu, descr buffer size %u"
168 e1000e_rx_null_descriptor(void) "Null RX descriptor!!"
169 e1000e_rx_flt_vlan_mismatch(uint16_t vid) "VID mismatch: 0x%X"
170 e1000e_rx_flt_vlan_match(uint16_t vid) "VID match: 0x%X"
171 e1000e_rx_desc_ps_read(uint64_t a0, uint64_t a1, uint64_t a2, uint64_t a3) "buffers: [0x%"PRIx64", 0x%"PRIx64", 0x%"PRIx64", 0x%"PRIx64"]"
172 e1000e_rx_desc_ps_write(uint16_t a0, uint16_t a1, uint16_t a2, uint16_t a3) "bytes written: [%u, %u, %u, %u]"
173 e1000e_rx_desc_buff_sizes(uint32_t b0, uint32_t b1, uint32_t b2, uint32_t b3) "buffer sizes: [%u, %u, %u, %u]"
174 e1000e_rx_desc_len(uint8_t rx_desc_len) "RX descriptor length: %u"
175 e1000e_rx_desc_buff_write(uint8_t idx, uint64_t addr, uint16_t offset, const void* source, uint32_t len) "buffer #%u, addr: 0x%"PRIx64", offset: %u, from: %p, length: %u"
176 e1000e_rx_descr(int ridx, uint64_t base, uint8_t len) "Next RX descriptor: ring #%d, PA: 0x%"PRIx64", length: %u"
177 e1000e_rx_set_rctl(uint32_t rctl) "RCTL = 0x%x"
178 e1000e_rx_receive_iov(int iovcnt) "Received vector of %d fragments"
179 e1000e_rx_flt_dropped(void) "Received packet dropped by RX filter"
180 e1000e_rx_written_to_guest(uint32_t causes) "Received packet written to guest (ICR causes %u)"
181 e1000e_rx_not_written_to_guest(uint32_t causes) "Received packet NOT written to guest (ICR causes %u)"
182 e1000e_rx_interrupt_set(uint32_t causes) "Receive interrupt set (ICR causes %u)"
183 e1000e_rx_interrupt_delayed(uint32_t causes) "Receive interrupt delayed (ICR causes %u)"
184 e1000e_rx_set_cso(int cso_state) "RX CSO state set to %d"
185 e1000e_rx_set_rdt(int queue_idx, uint32_t val) "Setting RDT[%d] = %u"
186 e1000e_rx_set_rfctl(uint32_t val) "Setting RFCTL = 0x%X"
187 e1000e_rx_start_recv(void)
188
189 e1000e_rx_rss_started(void) "Starting RSS processing"
190 e1000e_rx_rss_disabled(void) "RSS is disabled"
191 e1000e_rx_rss_type(uint32_t type) "RSS type is %u"
192 e1000e_rx_rss_ip4(bool isfragment, bool istcp, uint32_t mrqc, bool tcpipv4_enabled, bool ipv4_enabled) "RSS IPv4: fragment %d, tcp %d, mrqc 0x%X, tcpipv4 enabled %d, ipv4 enabled %d"
193 e1000e_rx_rss_ip6_rfctl(uint32_t rfctl) "RSS IPv6: rfctl 0x%X"
194 e1000e_rx_rss_ip6(bool ex_dis, bool new_ex_dis, bool istcp, bool has_ext_headers, bool ex_dst_valid, bool ex_src_valid, uint32_t mrqc, bool tcpipv6_enabled, bool ipv6ex_enabled, bool ipv6_enabled) "RSS IPv6: ex_dis: %d, new_ex_dis: %d, tcp %d, has_ext_headers %d, ex_dst_valid %d, ex_src_valid %d, mrqc 0x%X, tcpipv6 enabled %d, ipv6ex enabled %d, ipv6 enabled %d"
195 e1000e_rx_rss_dispatched_to_queue(int queue_idx) "Packet being dispatched to queue %d"
196
197 e1000e_rx_metadata_protocols(bool isip4, bool isip6, bool isudp, bool istcp) "protocols: ip4: %d, ip6: %d, udp: %d, tcp: %d"
198 e1000e_rx_metadata_vlan(uint16_t vlan_tag) "VLAN tag is 0x%X"
199 e1000e_rx_metadata_rss(uint32_t rss, uint32_t mrq) "RSS data: rss: 0x%X, mrq: 0x%X"
200 e1000e_rx_metadata_ip_id(uint16_t ip_id) "the IPv4 ID is 0x%X"
201 e1000e_rx_metadata_ack(void) "the packet is TCP ACK"
202 e1000e_rx_metadata_pkt_type(uint32_t pkt_type) "the packet type is %u"
203 e1000e_rx_metadata_no_virthdr(void) "the packet has no virt-header"
204 e1000e_rx_metadata_virthdr_no_csum_info(void) "virt-header does not contain checksum info"
205 e1000e_rx_metadata_l3_cso_disabled(void) "IP4 CSO is disabled"
206 e1000e_rx_metadata_l4_cso_disabled(void) "TCP/UDP CSO is disabled"
207 e1000e_rx_metadata_l3_csum_validation_failed(void) "Cannot validate L3 checksum"
208 e1000e_rx_metadata_l4_csum_validation_failed(void) "Cannot validate L4 checksum"
209 e1000e_rx_metadata_status_flags(uint32_t status_flags) "status_flags is 0x%X"
210 e1000e_rx_metadata_ipv6_sum_disabled(void) "IPv6 RX checksummimg disabled by RFCTL"
211 e1000e_rx_metadata_ipv6_filtering_disabled(void) "IPv6 RX filtering disabled by RFCTL"
212
213 e1000e_vlan_vet(uint16_t vet) "Setting VLAN ethernet type 0x%X"
214
215 e1000e_irq_msi_notify(uint32_t cause) "MSI notify 0x%x"
216 e1000e_irq_throttling_no_pending_interrupts(void) "No pending interrupts to notify"
217 e1000e_irq_msi_notify_postponed(void) "Sending MSI postponed by ITR"
218 e1000e_irq_legacy_notify_postponed(void) "Raising legacy IRQ postponed by ITR"
219 e1000e_irq_throttling_no_pending_vec(int idx) "No pending interrupts for vector %d"
220 e1000e_irq_msix_notify_postponed_vec(int idx) "Sending MSI-X postponed by EITR[%d]"
221 e1000e_irq_legacy_notify(bool level) "IRQ line state: %d"
222 e1000e_irq_msix_notify_vec(uint32_t vector) "MSI-X notify vector 0x%x"
223 e1000e_irq_postponed_by_xitr(uint32_t reg) "Interrupt postponed by [E]ITR register 0x%x"
224 e1000e_irq_clear_ims(uint32_t bits, uint32_t old_ims, uint32_t new_ims) "Clearing IMS bits 0x%x: 0x%x --> 0x%x"
225 e1000e_irq_set_ims(uint32_t bits, uint32_t old_ims, uint32_t new_ims) "Setting IMS bits 0x%x: 0x%x --> 0x%x"
226 e1000e_irq_fix_icr_asserted(uint32_t new_val) "ICR_ASSERTED bit fixed: 0x%x"
227 e1000e_irq_add_msi_other(uint32_t new_val) "ICR_OTHER bit added: 0x%x"
228 e1000e_irq_pending_interrupts(uint32_t pending, uint32_t icr, uint32_t ims) "ICR PENDING: 0x%x (ICR: 0x%x, IMS: 0x%x)"
229 e1000e_irq_set_cause_entry(uint32_t val, uint32_t icr) "Going to set IRQ cause 0x%x, ICR: 0x%x"
230 e1000e_irq_set_cause_exit(uint32_t val, uint32_t icr) "Set IRQ cause 0x%x, ICR: 0x%x"
231 e1000e_irq_icr_write(uint32_t bits, uint32_t old_icr, uint32_t new_icr) "Clearing ICR bits 0x%x: 0x%x --> 0x%x"
232 e1000e_irq_write_ics(uint32_t val) "Adding ICR bits 0x%x"
233 e1000e_irq_icr_process_iame(void) "Clearing IMS bits due to IAME"
234 e1000e_irq_read_ics(uint32_t ics) "Current ICS: 0x%x"
235 e1000e_irq_read_ims(uint32_t ims) "Current IMS: 0x%x"
236 e1000e_irq_icr_read_entry(uint32_t icr) "Starting ICR read. Current ICR: 0x%x"
237 e1000e_irq_icr_read_exit(uint32_t icr) "Ending ICR read. Current ICR: 0x%x"
238 e1000e_irq_icr_clear_zero_ims(void) "Clearing ICR on read due to zero IMS"
239 e1000e_irq_icr_clear_iame(void) "Clearing ICR on read due to IAME"
240 e1000e_irq_iam_clear_eiame(uint32_t iam, uint32_t cause) "Clearing IMS due to EIAME, IAM: 0x%X, cause: 0x%X"
241 e1000e_irq_icr_clear_eiac(uint32_t icr, uint32_t eiac) "Clearing ICR bits due to EIAC, ICR: 0x%X, EIAC: 0x%X"
242 e1000e_irq_ims_clear_set_imc(uint32_t val) "Clearing IMS bits due to IMC write 0x%x"
243 e1000e_irq_fire_delayed_interrupts(void) "Firing delayed interrupts"
244 e1000e_irq_rearm_timer(uint32_t reg, int64_t delay_ns) "Mitigation timer armed for register 0x%X, delay %"PRId64" ns"
245 e1000e_irq_throttling_timer(uint32_t reg) "Mitigation timer shot for register 0x%X"
246 e1000e_irq_rdtr_fpd_running(void) "FPD written while RDTR was running"
247 e1000e_irq_rdtr_fpd_not_running(void) "FPD written while RDTR was not running"
248 e1000e_irq_tidv_fpd_running(void) "FPD written while TIDV was running"
249 e1000e_irq_tidv_fpd_not_running(void) "FPD written while TIDV was not running"
250 e1000e_irq_eitr_set(uint32_t eitr_num, uint32_t val) "EITR[%u] = %u"
251 e1000e_irq_itr_set(uint32_t val) "ITR = %u"
252 e1000e_irq_fire_all_timers(uint32_t val) "Firing all delay/throttling timers on all interrupts enable (0x%X written to IMS)"
253 e1000e_irq_adding_delayed_causes(uint32_t val, uint32_t icr) "Merging delayed causes 0x%X to ICR 0x%X"
254 e1000e_irq_msix_pending_clearing(uint32_t cause, uint32_t int_cfg, uint32_t vec) "Clearing MSI-X pending bit for cause 0x%x, IVAR config 0x%x, vector %u"
255
256 e1000e_wrn_msix_vec_wrong(uint32_t cause, uint32_t cfg) "Invalid configuration for cause 0x%x: 0x%x"
257 e1000e_wrn_msix_invalid(uint32_t cause, uint32_t cfg) "Invalid entry for cause 0x%x: 0x%x"
258
259 e1000e_mac_set_sw(uint8_t b0, uint8_t b1, uint8_t b2, uint8_t b3, uint8_t b4, uint8_t b5) "Set SW MAC: %02x:%02x:%02x:%02x:%02x:%02x"
260
261 e1000e_vm_state_running(void) "VM state is running"
262 e1000e_vm_state_stopped(void) "VM state is stopped"
263
264 # e1000e.c
265 e1000e_cb_pci_realize(void) "E1000E PCI realize entry"
266 e1000e_cb_pci_uninit(void) "E1000E PCI unit entry"
267 e1000e_cb_qdev_reset(void) "E1000E qdev reset entry"
268 e1000e_cb_pre_save(void) "E1000E pre save entry"
269 e1000e_cb_post_load(void) "E1000E post load entry"
270
271 e1000e_io_write_addr(uint64_t addr) "IOADDR write 0x%"PRIx64
272 e1000e_io_write_data(uint64_t addr, uint64_t val) "IODATA write 0x%"PRIx64", value: 0x%"PRIx64
273 e1000e_io_read_addr(uint64_t addr) "IOADDR read 0x%"PRIx64
274 e1000e_io_read_data(uint64_t addr, uint64_t val) "IODATA read 0x%"PRIx64", value: 0x%"PRIx64
275 e1000e_wrn_io_write_unknown(uint64_t addr) "IO write unknown address 0x%"PRIx64
276 e1000e_wrn_io_read_unknown(uint64_t addr) "IO read unknown address 0x%"PRIx64
277 e1000e_wrn_io_addr_undefined(uint64_t addr) "IO undefined register 0x%"PRIx64
278 e1000e_wrn_io_addr_flash(uint64_t addr) "IO flash access (0x%"PRIx64") not implemented"
279 e1000e_wrn_io_addr_unknown(uint64_t addr) "IO unknown register 0x%"PRIx64
280
281 e1000e_msi_init_fail(int32_t res) "Failed to initialize MSI, error %d"
282 e1000e_msix_init_fail(int32_t res) "Failed to initialize MSI-X, error %d"
283 e1000e_msix_use_vector_fail(uint32_t vec, int32_t res) "Failed to use MSI-X vector %d, error %d"
284
285 e1000e_mac_set_permanent(uint8_t b0, uint8_t b1, uint8_t b2, uint8_t b3, uint8_t b4, uint8_t b5) "Set permanent MAC: %02x:%02x:%02x:%02x:%02x:%02x"
286 e1000e_cfg_support_virtio(bool support) "Virtio header supported: %d"
287
288 # spapr_llan.c
289 spapr_vlan_get_rx_bd_from_pool_found(int pool, int32_t count, uint32_t rx_bufs) "pool=%d count=%"PRId32" rxbufs=%"PRIu32
290 spapr_vlan_get_rx_bd_from_page(int buf_ptr, uint64_t bd) "use_buf_ptr=%d bd=0x%016"PRIx64
291 spapr_vlan_get_rx_bd_from_page_found(uint32_t use_buf_ptr, uint32_t rx_bufs) "ptr=%"PRIu32" rxbufs=%"PRIu32
292 spapr_vlan_receive(const char *id, uint32_t rx_bufs) "[%s] rx_bufs=%"PRIu32
293 spapr_vlan_receive_dma_completed(void) "DMA write completed"
294 spapr_vlan_receive_wrote(uint64_t ptr, uint64_t hi, uint64_t lo) "rxq entry (ptr=0x%"PRIx64"): 0x%016"PRIx64" 0x%016"PRIx64
295 spapr_vlan_add_rxbuf_to_pool_create(int pool, uint64_t len) "created RX pool %d for size %"PRIu64
296 spapr_vlan_add_rxbuf_to_pool(int pool, uint64_t len, int32_t count) "add buf using pool %d (size %"PRIu64", count=%"PRId32")"
297 spapr_vlan_add_rxbuf_to_page(uint32_t ptr, uint32_t rx_bufs, uint64_t bd) "added buf ptr=%"PRIu32"  rx_bufs=%"PRIu32" bd=0x%016"PRIx64
298 spapr_vlan_h_add_logical_lan_buffer(uint64_t reg, uint64_t buf) "H_ADD_LOGICAL_LAN_BUFFER(0x%"PRIx64", 0x%"PRIx64")"
299 spapr_vlan_h_send_logical_lan(uint64_t reg, uint64_t continue_token) "H_SEND_LOGICAL_LAN(0x%"PRIx64", <bufs>, 0x%"PRIx64")"
300 spapr_vlan_h_send_logical_lan_rxbufs(uint32_t rx_bufs) "rxbufs = %"PRIu32
301 spapr_vlan_h_send_logical_lan_buf_desc(uint64_t buf) "   buf desc: 0x%"PRIx64
302 spapr_vlan_h_send_logical_lan_total(int nbufs, unsigned total_len) "%d buffers, total length 0x%x"
303
304 # sungem.c
305 sungem_tx_checksum(uint16_t start, uint16_t off) "TX checksumming from byte %d, inserting at %d"
306 sungem_tx_checksum_oob(void) "TX checksum out of packet bounds"
307 sungem_tx_unfinished(void) "TX packet started without finishing the previous one"
308 sungem_tx_overflow(void) "TX packet queue overflow"
309 sungem_tx_finished(uint32_t size) "TX completing %"PRIu32 " bytes packet"
310 sungem_tx_kick(void) "TX Kick..."
311 sungem_tx_disabled(void) "TX not enabled"
312 sungem_tx_process(uint32_t comp, uint32_t kick, uint32_t size) "TX processing comp=%"PRIu32", kick=%"PRIu32" out of %"PRIu32
313 sungem_tx_desc(uint32_t comp, uint64_t control, uint64_t buffer) "TX desc %"PRIu32 ": 0x%"PRIx64" 0x%"PRIx64
314 sungem_tx_reset(void) "TX reset"
315 sungem_rx_mac_disabled(void) "Check RX MAC disabled"
316 sungem_rx_txdma_disabled(void) "Check RX TXDMA disabled"
317 sungem_rx_check(bool full, uint32_t kick, uint32_t done) "Check RX %d (kick=%"PRIu32", done=%"PRIu32")"
318 sungem_rx_mac_check(uint32_t mac0, uint32_t mac1, uint32_t mac2) "Word MAC: 0x%"PRIx32" 0x%"PRIx32" 0x%"PRIx32
319 sungem_rx_mac_multicast(void) "Multicast"
320 sungem_rx_mac_compare(uint32_t mac0, uint32_t mac1, uint32_t mac2) "Compare MAC to 0x%"PRIx32" 0x%"PRIx32" 0x%"PRIx32".."
321 sungem_rx_packet(size_t size) "RX got %zu bytes packet"
322 sungem_rx_disabled(void) "RX not enabled"
323 sungem_rx_bad_frame_size(size_t size) "RX bad frame size %zu, dropped"
324 sungem_rx_unmatched(void) "No match, dropped"
325 sungem_rx_process(uint32_t done, uint32_t kick, uint32_t size) "RX processing done=%"PRIu32", kick=%"PRIu32" out of %"PRIu32
326 sungem_rx_ringfull(void) "RX ring full"
327 sungem_rx_desc(uint64_t control, uint64_t buffer) "RX desc: 0x%"PRIx64" 0x%"PRIx64
328 sungem_rx_reset(void) "RX reset"
329 sungem_rx_kick(uint64_t val) "RXDMA_KICK written to %"PRIu64
330 sungem_reset(bool pci_reset) "Full reset (PCI:%d)"
331 sungem_mii_write(uint8_t phy_addr, uint8_t reg_addr, uint16_t val) "MII write addr 0x%x reg 0x%02x val 0x%04x"
332 sungem_mii_read(uint8_t phy_addr, uint8_t reg_addr, uint16_t val) "MII read addr 0x%x reg 0x%02x val 0x%04x"
333 sungem_mii_invalid_sof(uint32_t val) "MII op, invalid SOF field 0x%"PRIx32
334 sungem_mii_invalid_op(uint8_t op) "MII op, invalid op field 0x%x"
335 sungem_mmio_greg_write(uint64_t addr, uint64_t val) "MMIO greg write to 0x%"PRIx64" val=0x%"PRIx64
336 sungem_mmio_greg_read(uint64_t addr, uint64_t val) "MMIO greg read from 0x%"PRIx64" val=0x%"PRIx64
337 sungem_mmio_txdma_write(uint64_t addr, uint64_t val) "MMIO txdma write to 0x%"PRIx64" val=0x%"PRIx64
338 sungem_mmio_txdma_read(uint64_t addr, uint64_t val) "MMIO txdma read from 0x%"PRIx64" val=0x%"PRIx64
339 sungem_mmio_rxdma_write(uint64_t addr, uint64_t val) "MMIO rxdma write to 0x%"PRIx64" val=0x%"PRIx64
340 sungem_mmio_rxdma_read(uint64_t addr, uint64_t val) "MMIO rxdma read from 0x%"PRIx64" val=0x%"PRIx64
341 sungem_mmio_mac_write(uint64_t addr, uint64_t val) "MMIO mac write to 0x%"PRIx64" val=0x%"PRIx64
342 sungem_mmio_mac_read(uint64_t addr, uint64_t val) "MMIO mac read from 0x%"PRIx64" val=0x%"PRIx64
343 sungem_mmio_mif_write(uint64_t addr, uint64_t val) "MMIO mif write to 0x%"PRIx64" val=0x%"PRIx64
344 sungem_mmio_mif_read(uint64_t addr, uint64_t val) "MMIO mif read from 0x%"PRIx64" val=0x%"PRIx64
345 sungem_mmio_pcs_write(uint64_t addr, uint64_t val) "MMIO pcs write to 0x%"PRIx64" val=0x%"PRIx64
346 sungem_mmio_pcs_read(uint64_t addr, uint64_t val) "MMIO pcs read from 0x%"PRIx64" val=0x%"PRIx64
347
348 # sunhme.c
349 sunhme_seb_write(uint64_t addr, uint64_t value) "addr 0x%"PRIx64" value 0x%"PRIx64
350 sunhme_seb_read(uint64_t addr, uint64_t value) "addr 0x%"PRIx64" value 0x%"PRIx64
351 sunhme_etx_write(uint64_t addr, uint64_t value) "addr 0x%"PRIx64" value 0x%"PRIx64
352 sunhme_etx_read(uint64_t addr, uint64_t value) "addr 0x%"PRIx64" value 0x%"PRIx64
353 sunhme_erx_write(uint64_t addr, uint64_t value) "addr 0x%"PRIx64" value 0x%"PRIx64
354 sunhme_erx_read(uint64_t addr, uint64_t value) "addr 0x%"PRIx64" value 0x%"PRIx64
355 sunhme_mac_write(uint64_t addr, uint64_t value) "addr 0x%"PRIx64" value 0x%"PRIx64
356 sunhme_mac_read(uint64_t addr, uint64_t value) "addr 0x%"PRIx64" value 0x%"PRIx64
357 sunhme_mii_write(uint64_t addr, uint64_t value) "addr 0x%"PRIx64" value 0x%"PRIx64
358 sunhme_mii_read(uint8_t addr, uint16_t value) "addr 0x%x value 0x%x"
359 sunhme_mif_write(uint8_t addr, uint16_t value) "addr 0x%x value 0x%x"
360 sunhme_mif_read(uint64_t addr, uint64_t value) "addr 0x%"PRIx64" value 0x%"PRIx64
361 sunhme_tx_desc(uint64_t buffer, uint32_t status, int cr, int nr) "addr 0x%"PRIx64" status 0x%"PRIx32 " (ring %d/%d)"
362 sunhme_tx_xsum_add(int offset, int len) "adding xsum at offset %d, len %d"
363 sunhme_tx_xsum_stuff(uint16_t xsum, int offset) "stuffing xsum 0x%x at offset %d"
364 sunhme_tx_done(int len) "successfully transmitted frame with len %d"
365 sunhme_rx_incoming(size_t len) "received incoming frame with len %zu"
366 sunhme_rx_filter_destmac(uint8_t b0, uint8_t b1, uint8_t b2, uint8_t b3, uint8_t b4, uint8_t b5) "received frame for MAC: %02x:%02x:%02x:%02x:%02x:%02x"
367 sunhme_rx_filter_local_match(void) "incoming frame matches local MAC address"
368 sunhme_rx_filter_bcast_match(void) "incoming frame matches broadcast MAC address"
369 sunhme_rx_filter_hash_nomatch(void) "incoming MAC address not in hash table"
370 sunhme_rx_filter_hash_match(void) "incoming MAC address found in hash table"
371 sunhme_rx_filter_promisc_match(void) "incoming frame accepted due to promiscuous mode"
372 sunhme_rx_filter_reject(void) "rejecting incoming frame"
373 sunhme_rx_filter_accept(void) "accepting incoming frame"
374 sunhme_rx_desc(uint32_t addr, int offset, uint32_t status, int len, int cr, int nr) "addr 0x%"PRIx32"(+0x%x) status 0x%"PRIx32 " len %d (ring %d/%d)"
375 sunhme_rx_xsum_calc(uint16_t xsum) "calculated incoming xsum as 0x%x"
376 sunhme_rx_norxd(void) "no free rx descriptors available"
377 sunhme_update_irq(uint32_t mifmask, uint32_t mif, uint32_t sebmask, uint32_t seb, int level) "mifmask: 0x%x  mif: 0x%x  sebmask: 0x%x  seb: 0x%x  level: %d"
378
379 # virtio-net.c
380 virtio_net_announce_notify(void) ""
381 virtio_net_announce_timer(int round) "%d"
382 virtio_net_handle_announce(int round) "%d"
383 virtio_net_post_load_device(void)
384 virtio_net_rss_disable(void)
385 virtio_net_rss_error(const char *msg, uint32_t value) "%s, value 0x%08x"
386 virtio_net_rss_enable(uint32_t p1, uint16_t p2, uint8_t p3) "hashes 0x%x, table of %d, key of %d"
387
388 # tulip.c
389 tulip_reg_write(uint64_t addr, const char *name, int size, uint64_t val) "addr 0x%02"PRIx64" (%s) size %d value 0x%08"PRIx64
390 tulip_reg_read(uint64_t addr, const char *name, int size, uint64_t val) "addr 0x%02"PRIx64" (%s) size %d value 0x%08"PRIx64
391 tulip_receive(const uint8_t *buf, size_t len) "buf %p size %zu"
392 tulip_descriptor(const char *prefix, uint32_t addr, uint32_t status, uint32_t control, uint32_t len1, uint32_t len2, uint32_t buf1, uint32_t buf2) "%s 0x%08x: status 0x%08x control 0x%03x len1 %4d len2 %4d buf1 0x%08x buf2 0x%08x"
393 tulip_rx_state(const char *state) "RX %s"
394 tulip_tx_state(const char *state) "TX %s"
395 tulip_irq(uint32_t mask, uint32_t en, const char *state) "mask 0x%08x ie 0x%08x %s"
396 tulip_mii_write(int phy, int reg, uint16_t data) "phy 0x%x reg 0x%x data 0x%04x"
397 tulip_mii_read(int phy, int reg, uint16_t data) "phy 0x%x, reg 0x%x data 0x%04x"
398 tulip_reset(void) ""
399 tulip_setup_frame(void) ""
400 tulip_setup_filter(int n, uint8_t a, uint8_t b, uint8_t c, uint8_t d, uint8_t e, uint8_t f) "%d: %02x:%02x:%02x:%02x:%02x:%02x"
401
402 # lasi_i82596.c
403 lasi_82596_mem_readw(uint64_t addr, uint32_t ret) "addr=0x%"PRIx64" val=0x%04x"
404 lasi_82596_mem_writew(uint64_t addr, uint32_t val) "addr=0x%"PRIx64" val=0x%04x"
405
406 # i82596.c
407 i82596_s_reset(void *s) "%p Reset chip"
408 i82596_transmit(uint32_t size, uint32_t addr) "size %u from addr 0x%04x"
409 i82596_receive_analysis(const char *s) "%s"
410 i82596_receive_packet(size_t sz) "len=%zu"
411 i82596_new_mac(const char *id_with_mac) "New MAC for: %s"
412 i82596_set_multicast(uint16_t count) "Added %d multicast entries"
413 i82596_channel_attention(void *s) "%p: Received CHANNEL ATTENTION"
414
415 # imx_fec.c
416 imx_phy_read(uint32_t val, int phy, int reg) "0x%04"PRIx32" <= phy[%d].reg[%d]"
417 imx_phy_write(uint32_t val, int phy, int reg) "0x%04"PRIx32" => phy[%d].reg[%d]"
418 imx_phy_update_link(const char *s) "%s"
419 imx_phy_reset(void) ""
420 imx_fec_read_bd(uint64_t addr, int flags, int len, int data) "tx_bd 0x%"PRIx64" flags 0x%04x len %d data 0x%08x"
421 imx_enet_read_bd(uint64_t addr, int flags, int len, int data, int options, int status) "tx_bd 0x%"PRIx64" flags 0x%04x len %d data 0x%08x option 0x%04x status 0x%04x"
422 imx_eth_tx_bd_busy(void) "tx_bd ran out of descriptors to transmit"
423 imx_eth_rx_bd_full(void) "RX buffer is full"
424 imx_eth_read(int reg, const char *reg_name, uint32_t value) "reg[%d:%s] => 0x%08"PRIx32
425 imx_eth_write(int reg, const char *reg_name, uint64_t value) "reg[%d:%s] <= 0x%08"PRIx64
426 imx_fec_receive(size_t size) "len %zu"
427 imx_fec_receive_len(uint64_t addr, int len) "rx_bd 0x%"PRIx64" length %d"
428 imx_fec_receive_last(int last) "rx frame flags 0x%04x"
429 imx_enet_receive(size_t size) "len %zu"
430 imx_enet_receive_len(uint64_t addr, int len) "rx_bd 0x%"PRIx64" length %d"
431 imx_enet_receive_last(int last) "rx frame flags 0x%04x"